精密触发器在哪学(魔兽世界精密触发器)
Trigger——时钟脉冲边沿作用下的状态刷新称为trigger。
触发器——具有触发器功能的存储单元称为触发器。
触发分类-主从触发、保持-阻塞触发、延时触发。
触发器的当前状态和次级状态
当前状态:有效信号动作前触发器的状态。Qn还是q
次要状态:触发器在有效信号作用后的状态。Qn+1
触发器的功能描述
菜单(特性表、真值表)、状态图、特性方程(逻辑函数表达式)、时序图(波形图)
主从d触发器:
1.电路结构:
它由两个结构相同的D锁存器组成:一个主锁存器和一个从锁存器。
TG1和TG4工作状态相同;TG2和TG3处于相同的工作状态。
2.工作原理:
当CP=0时:
/C=1、C=0、
TG1打开,TG2关闭-输入信号D被发送到主锁存器。Q‘跟随端子D的状态变化,因此Q‘= D。
TG3关闭,TG4开启-从锁存器保持其原始状态。
当CP=1时:
/C=0、C=1、
TG1关闭,TG2开启-输入信号D不能发送到主锁存器。主闩锁保持不变。
TG3打开,TG4关闭-锁存器Q的信号发送到Q端子。
在CP信号的上升沿到来之前,触发器的状态仅取决于D信号。
3.波形图:
在波形图中,我们应注意以下两点:
(1)触发器翻转发生在CP的上升沿。
(2)判断触发器次级状态的依据是CP上升沿前一瞬间输入端D的状态。
主d触发器波形图
4.典型集成电路:
74HC/HCT74中D触发器的逻辑图;
逻辑图
74HC/HCT74的菜单:
具有直接置1、直接置0和正沿触发的d函数触发器
功能表
维护-阻止触发器:
1.电路结构:
它由三个基本SR触发器组成。
2.工作原理:
当CP=0时:
当CP:0-》1 1:
在CP脉冲的上升沿,接触器根据之前的D信号进行刷新。
操作原理
当CP=1时:
D信号不影响/S、/R的状态,Q的状态保持不变。
当CP脉冲的上升沿到来时,触发器的状态发生变化。
CP=1
3.典型IC-74LS74
传输延迟触发:
动态特性反映了触发器在输入信号和时钟信号之间的时间要求,以及响应时钟信号的输出状态的延迟时间。
建立时间tSU:确保与D相关的电路建立稳定状态,以便触发器状态可以正确切换。
保持时间tH:确保D状态可靠地传输到q。
触发脉冲宽度tW:确保内门正确翻转。
传输延迟时间tPLH和tPHL:从时钟脉冲CP的上升沿到输出端新状态稳定建立的时间。
最大触发频率fcmax:触发器内部要完成一系列动作,这需要一定的时间延迟,所以对于CP来说,
最大工作频率有限制。
触发器的逻辑功能:
S-R闩锁:保持,设置1,设置0。
d触发器(数据锁存):设置1和设置0。
JK触发器:保持,设置1,设置0,翻转
人字拖:保持,翻转
1、D触发器构成J K触发器。
由d触发器组成的JK触发器
2.D触发器构成了T触发器。
让我们看看这个例子:
1.锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本逻辑单元。每个锁存器或触发器可以存储1位二进制信息。
2.锁存器是对脉冲电平敏感的电路,它们在一定电平的作用下改变状态。
3.触发器是对时钟脉冲边沿敏感的电路,它们在时钟脉冲的上升沿或下降沿的作用下改变状态。
4.触发器按其逻辑功能分为D触发器、JK触发器、T(T’)触发器和SR触发器。它们的功能可以用特性表、特性方程、状态图和波形图来描述。触发器的电路结构与逻辑功能没有必然联系。
5.锁存器和触发器的异同
共同点:
它有两种稳定状态:0和1。一旦状态确定,它就可以保持自己。锁存器或触发器可以存储一位二进制代码。
差异:
锁存器-对脉冲电平敏感的存储电路,它在特定输入脉冲电平的作用下改变状态。
触发器-对脉冲边缘敏感的存储电路,在时钟脉冲的上升或下降沿发生变化时改变状态。